Nios II 處理器在SDRAM 中開(kāi)辟幀緩沖(Frame buffer),可以是單緩沖也可以是雙緩沖。以單緩沖為�。處理器將一幀圖像�(shù)�(jù)(640×480×2Bytes,RGB565�16bit)存入幀緩沖,然后將幀緩沖的首地址�(xiě)入到LCD 控制器,并啟�(dòng)LCD 控制�。該控制器自�(dòng)從傳�(lái)的首地址處開(kāi)始讀取數(shù)�(jù),并按照TFT 的格式輸�。圖中各模塊� Avalon Bus 連接在一�。Avalon Bus 是一種簡(jiǎn)單的總線�(jié)�(gòu),Nios II 處理器和各種外設(shè)都是通過(guò)Avalon Bus 連接在一起。由�1 可以看出,作為Slaver 的SDRAM Controller 分別要受到Processor 和LCD Controller 的控�,為了解決總線沖�,Avalon Bus 自動(dòng)在有沖突的接口上加入了Arbitrator這樣一�(gè)仲裁模塊,用于合理分配總線時(shí)�,用戶通過(guò)改變每�(gè)模塊的權(quán)值來(lái)改變�(duì)其分配總線時(shí)間的多少。在這�(gè)系統(tǒng)�,SDRAM Controller 是影響整�(gè)系統(tǒng)性能的關(guān)鍵。以SDRAM �(shí)鐘頻率為100MHz �(jì)��16bit 的SDRAM 其數(shù)�(jù)總帶寬為200MByte/s� 640×480×2Bytes×60Hz 的TFT LCD 要占�36MByte/s左右的帶�,這對(duì)于還要處理其他任�(wù)的處理器�(lái)�(shuō)是很大的影響�
�(guān)注我�
公眾�(hào):china_tp
微信名稱:亞威資�
顯示行業(yè)頂級(jí)新媒�
掃一掃即可關(guān)注我�